Technische Universität Ilmenau

Hardware description languages - Modultafeln of TU Ilmenau

The Modultafeln have a pure informational character. The legally binding information can be found in the corresponding Studienplan and Modulhandbuch, which are served on the pages of the course offers. Please also pay attention to this legal advice (german only). Information on place and time of the actual lectures is served in the Vorlesungsverzeichnis.

module properties 100256 - common information
module number100256
departmentDepartment of Electrical Engineering and Information Technology
ID of group 2144 (Electronic Circuits and Systems Group)
module leaderProf. Dr. Ralf Sommer
requirements
learning outcome

siehe Fächerbeschreibungen

Details in major Bachelor Ingenieurinformatik 2013
module nameHardware description languages
credit points5
Obligationobligatory elective
certificate of the module Individual achievements or exams
details of the certificate
subject properties subject number 100256 - common information
subject number100256
departmentDepartment of Electrical Engineering and Information Technology
ID of group2144 (Electronic Circuits and Systems Group)
subject leaderProf. Dr. Ralf Sommer
languageDeutsch
term Wintersemester
previous knowledge and experience

Digitale Schaltungstechnik, Entwurf integrierter Systeme

learning outcome

Die Studierenden sind in der Lage, auf verschiedenen Abstraktionsniveaus mittels einer Hardwarebeschreibungssprache zu modellieren. Sie besitzen die Fach- und Methodenkompedenz, die Modelle für Verifikation und Synthese entsprechend zu konfektionieren. Dabei sind sie in der Lage, applikationsspezifisch verschiedene Modellierungssprachen geeignet einzusetzen.

content

Motiviation/Vorteile der Nutzung von Hardwarebeschreibungssprachen, Erlernen der syntaktischen Grundelemente von VHDL und Verilog, Überblick über gängige Simulations- und Synthesewerkzeuge, Unterschiede zwischen Hardwarebeschreibungssprachen Verilog und VHDL, Simulation von VHDL-Designs, Synthesegerechte VHDL-Modellierung, Alternative Beschreibungskonzepte mit SystemC

media of instruction

Powerpoint-Präsentation, Folien, Tool-Präsentation mittels Beamer

literature / references

Hunter, R.D.; Johnson, T.T.: Indruction to VHDL, Springer US 1995
Sjoholm, St.; Lindh, L.: VHDL for Designers, Prentice Hall 1996
Reichard, J.: VHDL-Synthese, Oldenbourg 2009
Hoppe, B.: Verilog, Oldenbourg 2006

evaluation of teaching

Pflichtevaluation:

WS 2014/15 (Fach)

Freiwillige Evaluation:

 

Hospitation:

Details in major Bachelor Elektrotechnik und Informationstechnik 2013
subject nameHardware description languages
examination number2100405
credit points5
on-campus program (h)45
self-study (h)105
Obligationobligatory
examoral examination performance, 30 minutes
details of the certificate
Signup details for alternative examinations

Pflichtevaluation:


WS 2014/15 (Fach)


Freiwillige Evaluation:


 


Hospitation:

maximum number of participants
Details in major Bachelor Ingenieurinformatik 2013
subject nameHardware description languages
examination number2100405
credit points5
on-campus program (h)45
self-study (h)105
Obligationobligatory elective
examoral examination performance, 30 minutes
details of the certificate
Signup details for alternative examinations

Pflichtevaluation:


WS 2014/15 (Fach)


Freiwillige Evaluation:


 


Hospitation:

maximum number of participants