Technische Universit├Ąt Ilmenau

ASICs, PLD-Design - Modultafeln of TU Ilmenau

The Modultafeln have a pure informational character. The legally binding information can be found in the corresponding Studienplan and Modulhandbuch, which are served on the pages of the course offers. Please also pay attention to this legal advice (german only). Information on place and time of the actual lectures is served in the Vorlesungsverzeichnis.

subject properties subject number 1330 - common information
subject number1330
departmentDepartment of Electrical Engineering and Information Technology
ID of group2144 (Electronic Circuits and Systems Group)
subject leaderProf. Dr. Ralf Sommer
languageDeutsch
term Sommersemester
previous knowledge and experienceDigitale Schaltungstechnik
learning outcome

Die Studierenden sind in der Lage, die verschiedensten angebotenen Bausteine in die unterschiedlichen Architekturen von PLD einzuordnen und die sich daraus ergebenden Konsequenzen für den Entwurf von digitalen Schaltungen abzuleiten. Sie können für konkrete Anwendungen eine optimale Bausteinauswahl treffen und den Entwurf unter Anwendung moderner Designmethoden (Hierarchischer Entwurf, Hardwarebeschreibungssprache usw.) realisieren. Ökonomische Parameter fließen genauso bei der Auswahl geeigneter Bausteine in die Überlegungen ein wie technische. Dadurch besitzen die Studenten ein strategisches Wissen, dass es Ihnen ermöglicht, auch Neueinführungen auf dem Markt zu beurteilen. Durch die Praktikas ist Ihnen der Entwurfsablauf von der Problematik (Pflichtenheft) über die Schaltungseingabe, Verifikation, Programmierung bis hin zur Testung geläufig und auf andere Anforderungen übertragbar.

content

Entwurf eines PLD an Hand einer konkreten Aufgabe (Allgemeines, Aufgabenstellung Lichtsteuerung, Entwurfssoftware Max+Plus II von Altera, Einführung in die Hardwarebeschreibungssprache AHDL), Einordnung der PLD in den ASIC-Bereich, Systematik der gebräuchlichen programmierbaren Logikbausteine (PLD), Programmiertechnologien, Verbindungsarchitekturen, Speicher in komplexen PLD; Beschreibung der Bausteinarchitekturen: PLD geringer Dichte, Complex PLD, FPGA; Embedded Processor Soluations (Excalibur), Analoge PLD

media of instruction

Powerpoint-Präsentation, Skript

literature / references

Wannemacher, M.: Das FPGA-Kochbuch

evaluation of teaching

Pflichtevaluation:

Freiwillige Evaluation:

Hospitation:

Details in major Bachelor Elektrotechnik und Informationstechnik 2008
ATTENTION: not offered anymore
subject nameASICs, PLD-Design
examination number2100069
credit points4
on-campus program (h)45
self-study (h)75
Obligationobligatory
examwritten examination performance, 90 minutes
details of the certificate
Signup details for alternative examinations

Pflichtevaluation:

Freiwillige Evaluation:

Hospitation:

maximum number of participants