Technische Universität Ilmenau

Hardware description languages - Modultafeln of TU Ilmenau

The module lists provide information on the degree programmes offered by the TU Ilmenau.

Please refer to the respective study and examination rules and regulations for the legally binding curricula (Annex Curriculum).

You can find all details on planned lectures and classes in the electronic university catalogue.

Information and guidance on the maintenance of module descriptions by the module officers are provided at Module maintenance.

Please send information on missing or incorrect module descriptions directly to modulkatalog@tu-ilmenau.de.

module properties Hardware description languages in degree program Bachelor Elektrotechnik und Informationstechnik 2013
module number100256
examination number2100405
departmentDepartment of Electrical Engineering and Information Technology
ID of group 2144 (Electronic Circuits and Systems)
module leaderProf. Dr. Ralf Sommer
term winter term only
languageDeutsch
credit points5
on-campus program (h)45
self-study (h)105
obligationobligatory module
examoral examination performance, 30 minutes
details of the certificate
alternative examination performance due to COVID-19 regulations incl. technical requirements
signup details for alternative examinations
maximum number of participants
previous knowledge and experience

Digitale Schaltungstechnik, Entwurf integrierter Systeme

learning outcome

Die Studierenden sind in der Lage, auf verschiedenen Abstraktionsniveaus mittels einer Hardwarebeschreibungssprache zu modellieren. Sie besitzen die Fach- und Methodenkompedenz, die Modelle für Verifikation und Synthese entsprechend zu konfektionieren. Dabei sind sie in der Lage, applikationsspezifisch verschiedene Modellierungssprachen geeignet einzusetzen.

content

Motiviation/Vorteile der Nutzung von Hardwarebeschreibungssprachen, Erlernen der syntaktischen Grundelemente von VHDL und Verilog, Überblick über gängige Simulations- und Synthesewerkzeuge, Unterschiede zwischen Hardwarebeschreibungssprachen Verilog und VHDL, Simulation von VHDL-Designs, Synthesegerechte VHDL-Modellierung, Alternative Beschreibungskonzepte mit SystemC

media of instruction and technical requirements for education and examination in case of online participation

Powerpoint-Präsentation, Folien, Tool-Präsentation mittels Beamer

Zugang zum Online-Kurs (Moodle)

literature / references

Hunter, R.D.; Johnson, T.T.: Indruction to VHDL, Springer US 1995
Sjoholm, St.; Lindh, L.: VHDL for Designers, Prentice Hall 1996
Reichard, J.: VHDL-Synthese, Oldenbourg 2009
Hoppe, B.: Verilog, Oldenbourg 2006

evaluation of teaching

Pflichtevaluation:

WS 2014/15 (Fach)

Freiwillige Evaluation:

 

Hospitation: