Technische Universität Ilmenau

Entwurf integrierter Systeme 1 - Modultafeln der TU Ilmenau

Die Modultafeln sind ein Informationsangebot zu unseren Studiengängen. Rechtlich verbindliche Angaben zum Verlauf des Studiums entnehmen Sie bitte dem jeweiligen Studienplan (Anlage zur Studienordnung). Bitte beachten Sie diesen rechtlichen Hinweis. Angaben zum Raum und Zeitpunkt der einzelnen Lehrveranstaltungen entnehmen Sie bitte dem aktuellen Vorlesungsverzeichnis.

Fachinformationen zu Entwurf integrierter Systeme 1 im Studiengang Master Wirtschaftsingenieurwesen 2014 (ET)
Fachnummer1326
Prüfungsnummer2100047
FakultätFakultät für Elektrotechnik und Informationstechnik
Fachgebietsnummer 2144 (Elektronische Schaltungen und Systeme)
Fachverantwortliche(r)Prof. Dr. Ralf Sommer
TurnusWintersemester
SpracheDeutsch
Leistungspunkte5
Präsenzstudium (h)45
Selbststudium (h)105
VerpflichtungWahlpflicht
Abschlussmündliche Prüfungsleistung, 30 Minuten
Details zum Abschluss
max. Teilnehmerzahl
VorkenntnisseDigitale Schaltungstechnik
Lernergebnisse

Die Studierenden sind in der Lage, den Entwurf eines komplexen digitalen, integrierten Systems unter Berücksichtigung verschiedenster Randbedingungen durchzuführen. Sie besitzen die Fähigkeit, auf der Grundlage einer einheitlichen systematischen Entwurfsmethodik, innerhalb des gesamten Entwurfsprozesses von der Systemebene bis zur Logikebene zu navigieren und die notwendigen Entwurfsentscheidungen zu treffen. Aufgrund einer tiefgreifenden Analyse der Entwurfssystematik können sie sowohl einzelne Entwurfsobjekte wie auch diverse Entwurfsstile und Entwurfsschritte korrekt in den Gesamtprozess einordnen und anwenden.

Inhalt

Darstellung des Entwurfsproblems (Spezifik hoher Komplexität, Integrationsdichten der Technologien)Systematisierung des Entwurfsprozesses; Entwurfsautomatisierung; Systementwurf; Kommunikation zwischen Systemkomponenten; Strukturenentwurf - High Level Synthese; RT- und Logiksynthese; Library-Mapping; CMOS-Realisierung digitaler Funktionen

MedienformenTafel, Folien, Powerpoint-Präsentation
Literatur

[1] Brück, R.: Entwurfswerkzeuge für VLSI Layout. Hanser Fachbuchverlag 1993
[2] Kropf,T.: Introduction to Formal Hardware Verification. Springer, Berlin 2006
[3] Gajski, D. u.a: High Level Synthesis. Springer 2002
[4] Rammig, F.: Systematischer Entwurf digitaler Systeme. Teubner, Stuttgart 1989

Lehrevaluation

Pflichtevaluation:

Freiwillige Evaluation:

Hospitation:

Informationen und Handreichungen zur Pflege von Modul- und Fachbeschreibungen durch den Modul- oder Fachverantwortlichen finden Sie auf den Infoseiten zum Modulkatalog.